Navigacija
Lista poslednjih: 16, 32, 64, 128 poruka.

Ima neko ISE 13.4?

[es] :: Elektronika :: Mikrokontroleri :: Ima neko ISE 13.4?

Strane: 1 2

[ Pregleda: 4897 | Odgovora: 31 ] > FB > Twit

Postavi temu Odgovori

Autor

Pretraga teme: Traži
Markiranje Štampanje RSS

aleksazr
zrenjanin

Član broj: 196784
Poruke: 245
..106.109.adsl.dyn.beotel.net.



+11 Profil

icon Ima neko ISE 13.4?12.02.2012. u 12:52 - pre 148 meseci
Ne bih da skidam i instaliram ako nisu ispravili grešku,
pa ako neko ima Xilinx ISE 13.4 i ne mrzi ga da proba...
(ostatak planete spava, pa rekoh da probam ovde :)

http://forums.xilinx.com/t5/Im...DIA0-through-DIA31/td-p/211071

Treba se skine from here i similar project pa synthesize, implement, generate programming file
i da se vidi da li će biti greške tipa PhysDesignRules:812 - Dangling pin <DIA0>

Hvala



Možda ovo nije najbolji sub-forum, ali ne vidim da ima za FPGA.
CYRfree 2.0.5 - ako bi ćirilicu radije čitali kao latinicu.
Serbian Latin & Cyrillic keyboard layout 08.nov.2022 - za QWERTY tastature sa našeg tržišta.
http://users.beotel.net/~gwh/

 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
95.180.61.*

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 05:08 - pre 148 meseci
meni se skida 13.4 (posto me impact koji imam nesto zeza, izbacuje mi za xc2c256 INFO:iMPACT:1982 - '1':Done bit could not be programmed correctly, a xc2c256 koliko ja znam nema done bit ..) pa cu da probam za par sati kada ga stavim .. doduse samo webpack, nadam se da je to dovoljno

 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
*.31.24.217.adsl2.beograd.com.

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 07:14 - pre 148 meseci
za rom.zip

synthetize prolazi ok:
Code:

Regenerate Core - rom: All required files are available.

Process "Regenerate Core" completed successfully

Started : "Synthesize - XST".
Running xst...
Command Line: xst -intstyle ise -ifn "/home/xilinx/x/rom/tester.xst" -ofn "/home/xilinx/x/rom/tester.syr"
Reading design: tester.prj

=========================================================================
*                          HDL Compilation                              *
=========================================================================
Compiling vhdl file "/home/xilinx/x/rom/ipcore_dir/rom.vhd" in Library work.
Entity <rom> compiled.
Entity <rom> (Architecture <rom_a>) compiled.
Compiling vhdl file "/home/xilinx/x/rom/tester.vhd" in Library work.
Entity <tester> compiled.
Entity <tester> (Architecture <Behavioral>) compiled.

=========================================================================
*                     Design Hierarchy Analysis                         *
=========================================================================
Analyzing hierarchy for entity <tester> in library <work> (architecture <Behavioral>).


=========================================================================
*                            HDL Analysis                               *
=========================================================================
Analyzing Entity <tester> in library <work> (Architecture <Behavioral>).
Entity <tester> analyzed. Unit <tester> generated.


=========================================================================
*                           HDL Synthesis                               *
=========================================================================

Performing bidirectional port resolution...

Synthesizing Unit <tester>.
    Related source file is "/home/xilinx/x/rom/tester.vhd".
Unit <tester> synthesized.


=========================================================================
HDL Synthesis Report

Found no macro
=========================================================================

=========================================================================
*                       Advanced HDL Synthesis                          *
=========================================================================

Reading core <ipcore_dir/rom.ngc>.
Loading core <rom> for timing and area information for instance <my_rom>.

=========================================================================
Advanced HDL Synthesis Report

Found no macro
=========================================================================

=========================================================================
*                         Low Level Synthesis                           *
=========================================================================

Optimizing unit <tester> ...

Mapping all equations...
Building and optimizing final netlist ...
Found area constraint ratio of 100 (+ 5) on block tester, actual ratio is 2.

Final Macro Processing ...

=========================================================================
Final Register Report

Found no macro
=========================================================================

=========================================================================
*                           Partition Report                            *
=========================================================================

Partition Implementation Status
-------------------------------

  No Partitions were found in this design.

-------------------------------

=========================================================================
*                            Final Report                               *
=========================================================================

Clock Information:
------------------
-----------------------------------+------------------------+-------+
Clock Signal                       | Clock buffer(FF name)  | Load  |
-----------------------------------+------------------------+-------+
clka                               | BUFGP                  | 1     |
clkb                               | BUFGP                  | 1     |
-----------------------------------+------------------------+-------+

Asynchronous Control Signals Information:
----------------------------------------
No asynchronous control signals found in this design

Timing Summary:
---------------
Speed Grade: -5

   Minimum period: No path found
   Minimum input arrival time before clock: 1.868ns
   Maximum output required time after clock: 7.801ns
   Maximum combinational path delay: 7.319ns

=========================================================================

Process "Synthesize - XST" completed successfully


ali na zalost implement za ovaj fpga trazi full ise, nece samo sa dzabe webpack-om :(

 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
*.31.24.217.adsl2.beograd.com.

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 07:24 - pre 148 meseci
evo ga MAP na "fix" ise-u

Code:

Started : "Map".
Running map...
Command Line: map -intstyle ise -p xc3s50a-vq100-5 -cm area -ir off -pr off -c 100 -o tester_map.ncd tester.ngd tester.pcf
Using target part "3s50avq100-5".
vvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvvv
INFO:Security:54 - 'xc3s50a' is a WebPack part.
WARNING:Security:42 - Your software subscription period has lapsed. Your current
version of Xilinx tools will continue to function, but you no longer qualify for
Xilinx software updates or new releases.
----------------------------------------------------------------------
Mapping design into LUTs...
Running directed packing...
Running delay-based LUT packing...
Running related packing...
Updating timing models...
WARNING:PhysDesignRules:812 - Dangling pin <DIA0> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA1> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA2> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA3> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA4> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA5> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA6> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA7> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA8> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA9> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA10> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA11> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA12> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA13> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA14> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA15> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA16> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA17> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA18> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA19> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA20> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA21> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA22> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA23> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA24> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA25> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA26> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA27> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA28> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA29> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA30> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.
WARNING:PhysDesignRules:812 - Dangling pin <DIA31> on
   block:<my_rom/U0/xst_blk_mem_generator/gnativebmg.native_blk_mem_gen/valid.cs
   tr/ramloop[0].ram.r/s3a_noinit.ram/dpram.ram>:<RAMB16BWE_RAMB16BWE>.

Design Summary:
Number of errors:      0
Number of warnings:   32
Logic Utilization:
  Number of 4 input LUTs:                32 out of   1,408    2%
Logic Distribution:
  Number of occupied Slices:             16 out of     704    2%
    Number of Slices containing only related logic:      16 out of      16 100%
    Number of Slices containing unrelated logic:          0 out of      16   0%
      *See NOTES below for an explanation of the effects of unrelated logic.
  Total Number of 4 input LUTs:          32 out of   1,408    2%
  Number of bonded IOBs:                 51 out of      68   75%
  Number of BUFGMUXs:                     2 out of      24    8%
  Number of RAMB16BWEs:                   1 out of       3   33%

Average Fanout of Non-Clock Nets:                1.27

Peak Memory Usage:  691 MB
Total REAL time to MAP completion:  3 secs 
Total CPU time to MAP completion:   2 secs 

NOTES:

   Related logic is defined as being logic that shares connectivity - e.g. two
   LUTs are "related" if they share common inputs.  When assembling slices,
   Map gives priority to combine logic that is related.  Doing so results in
   the best timing performance.

   Unrelated logic shares no connectivity.  Map will only begin packing
   unrelated logic into a slice once 99% of the slices are occupied through
   related logic packing.

   Note that once logic distribution reaches the 99% level through related
   logic packing, this does not mean the device is completely utilized.
   Unrelated logic packing will then begin, continuing until all usable LUTs
   and FFs are occupied.  Depending on your timing budget, increased levels of
   unrelated logic packing may adversely affect the overall timing performance
   of your design.

Mapping completed.
See MAP report file "tester_map.mrp" for details.

Process "Map" completed successfully


to je na rom.zip .. kao sto vidis i dalje ima taj warning koji spominjes .. imal potrebe da probam i rom2.zip ili ?
 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
*.31.24.217.adsl2.beograd.com.

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 07:28 - pre 148 meseci
rom2.zip (tester) prolazi bez warninga

dakle samo taj prvi rom.zip ima warninge za taj dangling ovo ono, ali pazi, on prodje map i izgenerise programming file .. ne izbacuje greske, samo warninge .. ne zanm kako je na starijoj verziji
 
Odgovor na temu

aleksazr
zrenjanin

Član broj: 196784
Poruke: 245
212.178.239.*



+11 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 13:03 - pre 148 meseci
Pa ne znam na šta tačno misliš kad kažeš da traži full ISE, jer i ja koristim webpack.
A nisu valjda promenuli tako nešto između manjih verzija.
Osim ako ga nisi registrovao, a to izgleda moraš da bi radilo sve kako treba.
Ja sam to uradio za 13.3 (i prethodni koji sam nekad koristio, 10.1)

I kod mene izgeneriše programming file, izbacuje samo warning, nema error... ali ni taj warning mi se ne sviđa.

Otvorio sam web case pa čekam odgovor... da li može nekako da se popravi, ili da ignorišem.

Dobro da bar taj ROM2.zip prolazi bez greške.
Ali, da li si uradio po uputstvu, (de)komentarisao linije 46-47?

Edit: da li 13.4 radi kako treba sa DONE bitom kode tebe?


[Ovu poruku je menjao aleksazr dana 13.02.2012. u 15:41 GMT+1]
CYRfree 2.0.5 - ako bi ćirilicu radije čitali kao latinicu.
Serbian Latin & Cyrillic keyboard layout 08.nov.2022 - za QWERTY tastature sa našeg tržišta.
http://users.beotel.net/~gwh/

 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
95.180.61.*

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 16:42 - pre 148 meseci
Citat:
aleksazr: Pa ne znam na šta tačno misliš kad kažeš da traži full ISE, jer i ja koristim webpack.


imam dzaba webpack licencu, instalirao sam ise, stavio tu licencu, kada sam pustio MAP on mi je rekao nesto tipa "ne mogu da nadjem licencu za ovaj fpga..." tako nesto nisam zapamtio ... onda sam prebacio "licencu" sa 13.2 koji je full na 13.4 i sve je proradilo kao sto vidis


Citat:
aleksazr:
Osim ako ga nisi registrovao, a to izgleda moraš da bi radilo sve kako treba.
Ja sam to uradio za 13.3 (i prethodni koji sam nekad koristio, 10.1)


moguce da nesto nisam dobro uradio, ne verujem da su bacili podrsku za taj fpga izmedju 2 podverzije


Citat:
aleksazr:I kod mene izgeneriše programming file, izbacuje samo warning, nema error... ali ni taj warning mi se ne sviđa.


na zalost, nemam dovoljno iskustva sa fpga da bi ti pomogao dalje od toga :( ... ko zna, za koji mesec, mozda :D

Citat:
aleksazr:
Otvorio sam web case pa čekam odgovor... da li može nekako da se popravi, ili da ignorišem.

ja imam razlicita iskustva sa warnings-ima, u 50% slucajeva mogu laca da se ignorisu dok u drugih 50% slucajeva govore da si nesto "zas*o" ... e sad, kao sto rekoh, nemam dovoljno .. da bi mogao da znam sta je u ovom slucaju :D


Citat:
aleksazr:Dobro da bar taj ROM2.zip prolazi bez greške.
Ali, da li si uradio po uputstvu, (de)komentarisao linije 46-47?


nisam nisto (de)komentarisao
oces da probam opet rom2?

Citat:
aleksazr:
da li 13.4 radi kako treba sa DONE bitom kode tebe?


jok. ja gadjam da je meni rsno ovaj coolrunner ... to je neka stara dev plocka a coolrunner ima samo 1000 upisa u flash tako da pretpostavljam da je prosto umro i da zato nece da upise nista u sebe ... donece mi drugar drugi pa cu da zamenim, sva sreca pa je tqf144 a ne neki bga posto bi onda mogao samo da ga kantiram.. svejedno sam odlucio za ovaj projekat da koristim XC95144XL-10TQG144C, em je jeftiniji em jednostavniji za napajanje, em 10000 upisa u flash a ima dovoljno mesta za ovaj moj "program" (taman staje :D ) ...


 
Odgovor na temu

aleksazr
zrenjanin

Član broj: 196784
Poruke: 245
212.178.229.*



+11 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 17:49 - pre 148 meseci
Misliš da si ga programirao 1000 puta? Teško.. :)

A ROM2 možeš da probaš, ali čisto sumnjam da će da radi, čim ROM ne radi.
Iz Xilinxa mi rekli u stilu: to radi, a warning je greška, odnosno, ne bi ni trebalo da se prikaže...
CYRfree 2.0.5 - ako bi ćirilicu radije čitali kao latinicu.
Serbian Latin & Cyrillic keyboard layout 08.nov.2022 - za QWERTY tastature sa našeg tržišta.
http://users.beotel.net/~gwh/

 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
*.31.24.217.adsl2.beograd.com.

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 17:59 - pre 148 meseci
dal sam ga puko 1000 puta .... ko zna, imam ja njega nekoliko godina, probao sam svasta na njemu ... samo prosli put kada sam ga koristio sam spucao u njega min 100 puta novi bitstream .. tako da nije problem nakucati 1000 komada .. ako je uopste to, ne znam kako bih proverio :( ... nego nisam od pocetka znao da g*o moze samo 1000 puta da se upuca :(

za rom2, da kada od/za komentarisem

Code:

--    wea => we,        -- comment this line
    wea => "0",        -- un-comment this line & Re-implement


pravi opet bitstream ali puca warninge na onaj dangling samo tako
 
Odgovor na temu

aleksazr
zrenjanin

Član broj: 196784
Poruke: 245
212.178.229.*



+11 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 18:55 - pre 148 meseci
Moram da se zahvalim Kecmanu... od 7,000,000,000 ljudi - samo jedan je Bogdan Kecman!
CYRfree 2.0.5 - ako bi ćirilicu radije čitali kao latinicu.
Serbian Latin & Cyrillic keyboard layout 08.nov.2022 - za QWERTY tastature sa našeg tržišta.
http://users.beotel.net/~gwh/

 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
*.31.24.217.adsl2.beograd.com.

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 22:18 - pre 148 meseci
nema na cemu, samo sam pustio primerak kada sam vec instalirao 13.4 zbog sebe ... nije da je resilo problem :( (ni meni ni tebi)

steta sto nemamo ovde neki malo jaci tim za cpld/fpga .. no nesto ih nisam ni napolju sretao, uglavnom je http://opencores.org/ najjaci forum koji sam video do sada .. mada nisam video da "Tretiraju" pocetnike :D
 
Odgovor na temu

aleksazr
zrenjanin

Član broj: 196784
Poruke: 245
..106.109.adsl.dyn.beotel.net.



+11 Profil

icon Re: Ima neko ISE 13.4?13.02.2012. u 23:47 - pre 148 meseci
Pa od onih 7milijardi ljudi još neki je imao 13.4, ali džaba!
Inače, ja sam od ovog odustao i stavio lepo message filter.
Kad već kaže čovek iz Xilinxa da će to da radi, ajd da mu verujem.

CYRfree 2.0.5 - ako bi ćirilicu radije čitali kao latinicu.
Serbian Latin & Cyrillic keyboard layout 08.nov.2022 - za QWERTY tastature sa našeg tržišta.
http://users.beotel.net/~gwh/

 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
*.31.24.217.adsl2.beograd.com.

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?14.02.2012. u 00:11 - pre 148 meseci
nisam gledao uospte sta taj kod radi ali ime "ram" mi daje neku ideju :D ... zar ti nije bilo jednostavnije da iskoristis direkt xilinx-ov BRAM modul u samo ISE-u?
 
Odgovor na temu

aleksazr
zrenjanin

Član broj: 196784
Poruke: 245
..106.109.adsl.dyn.beotel.net.



+11 Profil

icon Re: Ima neko ISE 13.4?14.02.2012. u 13:46 - pre 148 meseci
Ne znam na šta tačno misliš... kakav direkt modul?

Koliko ja znam, BRAM može da se dobije na ove načine:
1. CORE generator
2. infer
3. instantiation

na šta si ti mislio?

CoreGen sam koristio na oba primera, a evo i infer, čisto ako nekog zanima.
Treći model još nisam koristio, mada bi on verovatno izbacio warningse, jer daje pristup svim signalima,
ali tu nisam siguran kako bih upisao početne podatke ROMa.

A i dosta mi je da me Xilinx davi sa glupostima.
Možda ću jednostavno ignorisati warningse, a možda ću ga pretvoriti u RAM (sada je ROM, a čini mi se da će sa RAMom manje daviti).
CYRfree 2.0.5 - ako bi ćirilicu radije čitali kao latinicu.
Serbian Latin & Cyrillic keyboard layout 08.nov.2022 - za QWERTY tastature sa našeg tržišta.
http://users.beotel.net/~gwh/

 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
95.180.61.*

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?14.02.2012. u 14:33 - pre 148 meseci
mislio sam na ip(core generator & system architect)...

no ko sto rekoh, nisam ja bas iskusan tu ..
 
Odgovor na temu

aleksazr
zrenjanin

Član broj: 196784
Poruke: 245
..106.109.adsl.dyn.beotel.net.



+11 Profil

icon Re: Ima neko ISE 13.4?17.02.2012. u 13:30 - pre 148 meseci
Konačni odgovor Xilixa je:

Spartan 3 je stari čip, mi sad radimo samo seriju 7.
(Inače, u Farnellu jedva da može Spartan 6 da se nađe)

Čisto da znate da ne gubite vreme sa otvaranjem Web Case ako ne radite sa najnovijim čipovima.

CYRfree 2.0.5 - ako bi ćirilicu radije čitali kao latinicu.
Serbian Latin & Cyrillic keyboard layout 08.nov.2022 - za QWERTY tastature sa našeg tržišta.
http://users.beotel.net/~gwh/

 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
*.31.24.217.adsl2.beograd.com.

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?17.02.2012. u 13:51 - pre 148 meseci
farnell prodaje "komadno" zato i nema, xilinx generalno sve svoje prodaje na "tocak" ... xilinx + avnet je skoro bio ovde drzao neku prezentaciju (hvala gospodi iz tagora na pozivu) i pricali su o engineering samplovima .. ali je prilicno jasno da xilinx svoju prodaju zasniva na velikim paketima i da ih "mi ne zanimamo".... To je kombo, os da probas, radis sitno, kupi dev kit od hiljadu dolara i onda kupi hiljadu bga cipova i ne smaraj .. za sve manje "nismo vazni" ... ja sam pitao da li ce mozda ijedna sedmica ili nedaj boze zynq da bude u "solderable" kucistu (tqfp144 na primer ili bilo sta sto nije hebeni bga), lik iz xilinx-a samo sto nije umro od smeha .. naravno da nece, koga jos zanima da pravi "ne-bga" cip ..

cuo sam da je altera po tom pitanju bolja, ali nemam nikakva iskustva (znam dosta ljudi koji koriste i koji se kunu da je za hobi i malu proizvodnju mnogo bolje a opet znam neke koji su presli sa altere na xilinx i kazu da su alati za xilinx toliko bolji i stabilniji da je altera neupotrebljiva ..)

ja sam jos tezak pocetnik (nemam ni godinu dana iskustva) sa fpga tako da meni nije problem da preskocim :D (posebno sto za alteru imam klon original kabla a za xilinx simuliram neki paralelni koji malo malo pa ne radi) na alteru ... jedino me jos na xilinx-u drzi to sto imam neki spartan 3an dev kit i imam nekog sitnog iskustva sa ise-om ... no, bas cu da se iscimam da probam quartus ovih dana
 
Odgovor na temu

aleksazr
zrenjanin

Član broj: 196784
Poruke: 245
..106.109.adsl.dyn.beotel.net.



+11 Profil

icon Re: Ima neko ISE 13.4?17.02.2012. u 14:27 - pre 148 meseci
Ja sam hteo da pređem na Alteru kad mi je trebalo više unutrašnjeg RAMa,
pa sam skinuo Quartus i radio par dana.. posle odustao, jer je ispalo da mi ne treba više RAMa.

Sećam se da Quartus brže radi (synthesize, implement), da se CoreGen zove nekako drugačije...(ali da postoji).

Na kraju sam ipak odabrao Spartan 3A, jer je najjeftiniji u Farnellu.

A što se tiče ovog problema sa warninzima, xilinx reče da stavim filter.
Ja ne želim nikakve warninge, pa sam ga preuredio u RAM.

Kad sam koristio verziju 10, isto je bilo nekih problema... ali je bar radilo brže.
Tako da svaka verzija ima problema, koji nikad ne budu rešeni jer stalno ganjaju nove
verzije i nove čipove, uvode nove bugove itd... kao da kreteni pišu software.
Kada bi ti ljudi pravili i same čipove, onda samo da se obesimo svi na gomilu.

Sa Quartusom nisam imao dovoljno iskustva.
Da li je neko koristio Altera FPGA, neka iskustva?

CYRfree 2.0.5 - ako bi ćirilicu radije čitali kao latinicu.
Serbian Latin & Cyrillic keyboard layout 08.nov.2022 - za QWERTY tastature sa našeg tržišta.
http://users.beotel.net/~gwh/

 
Odgovor na temu

bogdan.kecman
Bogdan Kecman
"specialist"
Oracle
srbistan

Član broj: 201406
Poruke: 15887
*.31.24.217.adsl2.beograd.com.

Sajt: mysql.rs


+2377 Profil

icon Re: Ima neko ISE 13.4?17.02.2012. u 14:56 - pre 148 meseci
meni je ISE super brz posto ga teram nativno na linuxu, radi bas ko zmaj, najveci fpga mi zavrsi sve korake za ispod 2 sekunde .. najveci fpga koji sam koristio je pakovao ispod 30sec .. tako da sto se toga tice nemam problem .. warnings mi ne smeta (ne znam de se pale filteri za warninge, ima jedan dosadan, reci kako da upalim :D ) preterano tako da ni tu nemam problem ... ono gde vidim problem je
- nema cipova u tqfp100 i tqfp144 da valja, sve sa malo vise celija je bga, sto ne moze milion cells i 64 pina nikako mi nije jasno, nego ako dizu broj celija svi misle da moraju da dignu broj io pinova :(
- koliko sam cuo altera ima cpld i fpga koji imaju vise banki koje mogu da rade na razlicitim nivoima, dakle mogu da imam i 1.2V i 1.8V i 3.3V i 5V banke istovremeno... mada mi to sa tom konfiguracijom nije sve skroz jasno :D ... vhdl sam skonto (samo jos da malo iskustvo..) ali mi je pisanje UCF-a i dalje magija :D :D :D sad sam uzo neku knjigu pa cu da prodjem od pocetka (evo stigo vec na pola od 155 strana :D )

ono sto je primetno je da i quartus i ise imaju full podrsku za pateticne cipove u free verziji (cpld + par pateticnih fpga koji se nalaze na popularnim dev kitovima) i to je to ... za sve preko mora prodas bubreg ... sa druge strane, fix za ise radi vise manje na svim verzijama (samo stavis lic file i to je to) dok quartus ima neki patch (nije samo licenca vec je i kod patchovan) koji radi npr za q10 ali ako stavis sp1 vozdra prijatelji ... to mije malo cudno, bolja podrska krekova za xilinx govori dosta o popularnosti, posto da je quartus popularan bilo bi krekova na svakom cosku ... doduse, mozda njihova free verzija ipak podrzava dovoljno .. moracu da probam
 
Odgovor na temu

aleksazr
zrenjanin

Član broj: 196784
Poruke: 245
..106.109.adsl.dyn.beotel.net.



+11 Profil

icon Re: Ima neko ISE 13.4?17.02.2012. u 19:38 - pre 148 meseci
Message filtering: otvoriš Design Summary/Reports pa prati uputstvo iz prikačenih slika.

Da li si možda mislio da ti CPLD uradi za 2 sec?
I Xilinx ima banke, uglavnom 4, i svaka može da ima svoj napon (ali posle Spartana 2 nema 5V tolerancije)
CYRfree 2.0.5 - ako bi ćirilicu radije čitali kao latinicu.
Serbian Latin & Cyrillic keyboard layout 08.nov.2022 - za QWERTY tastature sa našeg tržišta.
http://users.beotel.net/~gwh/

Prikačeni fajlovi
 
Odgovor na temu

[es] :: Elektronika :: Mikrokontroleri :: Ima neko ISE 13.4?

Strane: 1 2

[ Pregleda: 4897 | Odgovora: 31 ] > FB > Twit

Postavi temu Odgovori

Navigacija
Lista poslednjih: 16, 32, 64, 128 poruka.